LTE HDL Toolbox

 

LTE HDL Toolbox

Modélisation de sous-systèmes de communications LTE pour FPGA et ASIC

 

LTE HDL Toolbox™ propose des algorithmes de traitement par échantillon dans des blocs Simulink® pour la conception et l'implémentation de sous-systèmes de communications sans fil LTE sur FPGA et ASIC. Les différents outils de LTE HDL Toolbox (algorithmes, passerelles entre les traitements à base de trames et à base d'échantillons et applications de référence) vous permettent de composer un sous-système de communication en bande de base LTE dans Simulink.

Vous pouvez modifier les applications de référence afin de les intégrer dans votre propre design. Les implémentations HDL des algorithmes de la toolbox sont optimisés en vue d'une utilisation efficace des ressources et des performances pour le prototypage ou le déploiement en production sur des systèmes FPGA et ASIC.

Les algorithmes de la toolbox ont été conçus pour générer du code lisibleet
synthétisable en VHDL® et Verilog® (avec HDL Coder™). Pour les tests OTA (over-the-air) des designs LTE, vous pouvez connecter vos modèles d’émetteur et de récepteur à des dispositifs radio (à l'aide des hardware support packages de Communications System Toolbox™).

 

Application de référence - Sous-systèmes hardware

Intégrez des sous-systèmes préconstruits et éprouvés sur FPGA afin d'améliorer l'efficacité du design de votre système.

Recherche de cellule LTE, récupération des blocs MIB et SIB1

Utilisez ce sous-système pour détecter et démoduler les signaux eNodeB et pour décoder les blocs MIB (Master Information Block) et SIB1 (System Information Block) à utiliser dans votre application FPGA ou ASIC. Ce sous-système supporte les modes FDD et TDD, et son efficacité à détecter les signaux LTE sur trois continents différents  a été prouvée sur le hardware.

Emetteur F-OFDM (Filtered OFDM)

Explorez cet exemple pour apprendre comment implémenter au niveau hardware la modulation F-OFDM utilisée dans les systèmes de communication 5G. Cette technique applique un filtre à la suite de la transformée de Fourier rapide inverse (IFFT) afin d'améliorer la bande passante tout en préservant l'orthogonalité des symboles complexes.

Spectre d'une forme d' onde issue de l'exemple d'émetteur F-OFDM.

Blocs IP LTE et autres standards

Concevez plus rapidement vos sous-systèmes de communications sans fil avec des algorithmes en streaming éprouvés sur hardware.

Blocs IP LTE

Les blocs IP (propriété intellectuelle) de LTE HDL Toolbox servent à modéliser et simuler des implémentations hardware efficaces d'algorithmes spécifiques LTE comme: les codeurs et décodeurs Turbo, convolutifs et CRC, ou encore les démodulateurs OFDM. Vous pouvez alors utiliser HDL Coder™ pour générer du RTL
VHDL ou Verilog RTL synthétisable.

Décodeurs CRC et Turbo LTE optimisés pour le HDL avec bus de signal de contrôle.

Blocs IP multistandards

Utilisez des blocs de base éprouvés sur hardware, tels qu'un décodeur Viterbi, un dépoinçonneur et une FFT à taille variable pour votre implémentation hardware des normes de communication sans fil, notamment LTE, WLAN, DVB (Digital Video Broadcast), WiMAX® et HiperLAN, ainsi que les communications numériques satellite.

Utilisation des blocs Depuncturer et Viterbi Decoder
pour décoder des échantillons codés à des taux WLAN.

Vérification basée sur votre référence LTE

Connectez des algorithmes et des test benches basés sur trames à 
des implémentations hardware en streaming pour une vérification efficace.

Conversion entre trames et échantillons

Convertissez des formes d'ondes basées sur des trames issues de MATLAB® et LTE Toolbox™ en un flux d'échantillons avec des signaux de contrôle pour le traitement au niveau hardware. Convertissez ensuite la sortie du flux de données obtenue sur le hardware en trames afin d'en effectuer la vérification par rapport à votre algorithme de référence.

Conversion trames/échantillons et génération d'un signal de contrôle.

Exemples et modèles de vérification MATLAB et Simulink

Découvrez comment utiliser vos algorithmes et tests développés avec LTE Toolbox pour vérifier votre implémentation hardware.

Cosimulation HDL et FPGA

Utilisez HDL Verifier™ pour vérifier votre sous-système hardware via la simulation RTL ou sur un kit de développement FPGA connecté à votre environnement de test MATLAB ou Simulink.

HDL Verifier supporte la vérification de type FPGA-in-the-Loop sur des cartes FPGA Xilinx®, Intel® et Microsemi®.

Déploiement sur FPGA, ASIC et SoC

Portez facilement votre application sur un FPGA pour la tester avec des signaux over-the-air en temps réel et réutilisez les mêmes modèles pour le déploiement en production.

Plateformes de radio logicielle (SDR)

Prototypez votre application LTE en téléchargeant des hardware support packages de Communications Toolbox™ pour Zynq® SDR, afin de configurer et de cibler les dispositifs SDR les plus populaires avec HDL Coder™.

Déploiement en production

Utilisez HDL Coder pour générer des interfaces RTL et AXI de haute qualité et indépendantes de la cible à partir de vos modèles de sous-systèmes hardware.

Générez du code avec les interfaces d'interconnexion SoC. 

Nouveautés

Application de référence SIB1

Implémentez un sous-système de récupération de blocs d'information système LTE de type 1 (SIB1) sur FPGA ou ASIC

Blocs Viterbi Decoder et Depuncturer

Décodez des flux de bits codés de manière convolutive à l'aide de l'algorithme Viterbi, en modes de dépoinçonnement, terminés et tronqués

Reportez-vous aux notes de version pour en savoir plus sur ces fonctionnalités et les fonctions correspondantes.

Version d’évaluation

Bénéficiez d'une version d'évaluation de 30 jours.

Télécharger

Prêt à acheter ?

Obtenez les tarifs et explorez les produits associés.

Vous êtes étudiant ?

Obtenez la version étudiante des logiciels MATLAB et Simulink.

En savoir plus