La traduction de cette page n'est pas à jour. Cliquez ici pour voir la dernière version en anglais.
Génération de code HDL
Computer Vision Toolbox™ permet de modéliser des algorithmes de vision avec un haut niveau d’abstraction. Les blocs, les objets et les fonctions traitent la trame entière en agissant sur une trame d’image à la fois. En revanche, les systèmes FPGA ou ASIC traitent le streaming des pixels en agissant sur un pixel d’image à la fois. Vision HDL Toolbox™ propose des bibliothèques d’algorithmes de vision qui utilisent une interface de streaming des pixels et une implémentation compatible hardware. Par exemple, Vision HDL Toolbox comprend des algorithmes pour les applications de conduite autonome, de détection des caractéristiques et de gestion de prise d’images par caméra.
Il est possible de générer du code Verilog® et VHDL® synthétisable et indépendant de la cible à partir de blocs et d’objets Vision HDL Toolbox avec HDL Coder.