How to Prototype FPGAs for Motor Control
From the series: Deploying Motor Control Algorithms to an FPGA
Learn how to implement FPGAs for Motor Control using a Simulink® model of FOC algorithms on the Xilinx® Zynq® UltraScale+ module from the Trenz Electronic motor development kit.
Using HDL Workflow advisor, learn how to automatically generate:
- HDL IP core and AXI hardware interface components from your Simulink model or subsystem.
- FPGA bitstreams, essential for deploying your design on the Zynq SoC's hardware logic.
- Software interface executables for operation on the ARM processor of the Zynq SoC.
Published: 11 Aug 2021
Related Products
Learn More
Featured Product
HDL Coder
Related Videos:
Sélectionner un site web
Choisissez un site web pour accéder au contenu traduit dans votre langue (lorsqu'il est disponible) et voir les événements et les offres locales. D’après votre position, nous vous recommandons de sélectionner la région suivante : .
Vous pouvez également sélectionner un site web dans la liste suivante :
Comment optimiser les performances du site
Pour optimiser les performances du site, sélectionnez la région Chine (en chinois ou en anglais). Les sites de MathWorks pour les autres pays ne sont pas optimisés pour les visites provenant de votre région.
Amériques
- América Latina (Español)
- Canada (English)
- United States (English)
Europe
- Belgium (English)
- Denmark (English)
- Deutschland (Deutsch)
- España (Español)
- Finland (English)
- France (Français)
- Ireland (English)
- Italia (Italiano)
- Luxembourg (English)
- Netherlands (English)
- Norway (English)
- Österreich (Deutsch)
- Portugal (English)
- Sweden (English)
- Switzerland
- United Kingdom (English)
Asie-Pacifique
- Australia (English)
- India (English)
- New Zealand (English)
- 中国
- 日本Japanese (日本語)
- 한국Korean (한국어)