モデルのHDLコード変換
    6 vues (au cours des 30 derniers jours)
  
       Afficher commentaires plus anciens
    
    Hideo Suzuki
 le 23 Mai 2018
  
    
    
    
    
    Réponse apportée : Atsushi Matsumoto
    
 le 24 Mai 2018
            作成したモデルをHDL変換する際に以下のエラーが発生します。
遅延の均衡化に失敗しました (理由: Signal rate of value inf found)。
問題となるブロック:FPGA_model/FPGA_Model/MSK_Demod/ObtainSchmidtDecision/SchmidtDecision/Data Type Conversion2。
上記階層でエラーとなるData Type Conversionブロックの周りは サンプル時間を継承するブロックだけであり、
Constantのサンプル時間は-1を設定しています。
モデルを送付しますので時間がinfとなる原因をご教示下さい。
また、エラーとなるData Type Conversionの前に、コメントアウト しているブロックがありますが、
infとの関係は無いでしょうか。
よろしくお願い致します。
0 commentaires
Réponse acceptée
  Atsushi Matsumoto
    
 le 24 Mai 2018
        コメントスルーおよび出力先のあるコメントアウトはコード生成に対応していません。 コメントアウトの出力先にブロックがあると、信号は不定かつ未接続状態となりますので、コード生成ができません。  
コメントアウトしているブロックを削除または、接続ラインから外して下さい。
0 commentaires
Plus de réponses (0)
Voir également
Catégories
				En savoir plus sur HDL Coder dans Help Center et File Exchange
			
	Community Treasure Hunt
Find the treasures in MATLAB Central and discover how the community can help you!
Start Hunting!
